20FPGA相关的结果

  • 明德扬边缘检测工程项目实践课

    本课程是FPGA学习进阶的第二个项目工程:边缘检测工程。通过本工程,您将可以学到: 1. 将至简设计法运用到项目的能力 2. 初步的架构设计和模块划分技巧 3. 高斯滤波、SOBEL等图像算法的实现 4. 为接下来的的更大更复杂项目打下基础

    授课老师:潘文明 所属分类:FPGA
    课程时长:6:10:54 关键词: FPGA 项目设计 边缘检测 高斯滤波 soble算法

  • 明德扬温度检测工程项目实践课

    本课程是FPGA学习进阶的第一个项目工程:温度检测工程。通过本工程,您将可以学到: 1. 将至简设计法运用到项目的能力 2. 初步的架构设计和模块划分技巧 3. 上位机和FPGA的交互命令架构 4. 体验真实项目中的设计、仿真和调试过程 5. 为接下来的的更大更复杂项目打下基础

    授课老师:潘文明 所属分类:FPGA
    课程时长:14:56:20 关键词: FPGA 项目设计 温度检测

  • 明德扬FIFO架构设计大师课

    本课程从FIFO原理、FIFO架构八步法、FIFO架构八步法实训三个部分,深入讲解FIFO设计并配套实训题,讲练结合,帮助大家快速掌握FIFO设计方法。

    授课老师:潘文明 所属分类:FPGA
    课程时长:7:07:01 关键词: FPGA ASIC FIFO 架构设计

  • 明德扬实用调试技巧课

    课程简介:本课程系统学习工程项目的调试技巧,解决工程调试时定位问题难、慢、没有头绪的问题 教学目标:熟练掌握调试技巧,提高定位问题的能力。 课程特色:以实战训练为主,熟练掌握项目调试技巧,提高定位问题能力,

    授课老师:潘文明 所属分类:FPGA
    课程时长:5:01:10 关键词: FPGA

  • 明德扬FPGA/ASIC设计高手修炼课

    计数器和状态机在FPGA中的重要性无需多讲,基本上所有的逻辑设计,都可以使用计数器和状态机来设计,一遇到设计,你往计数器和状态机去尝试设计,90%都能设计出来。 本课程是教大家计数器、状态机的技巧,但我们不是教你如何“设计”计数器,我们是在教如何“使用”计数器状态机来完成各种复杂功能的。并通过一套完整的训练体系,来实现提高和巩固。 学完本课程后,“基本上”能独立完成设计。注意是“基本上”,不是代码随手就来,我们只能说,按我们的步骤思考,肯定能设计出来,不会再盲目地“抄”代码、“调试”代码。

    授课老师:潘文明 所属分类:FPGA
    课程时长:11:35:17 关键词: FPGA ASIC FPGA设计 计数器 状态机

  • 开拓者FPGA开发板教程100讲(中)

    该课程是正点原子团队编写,从软件篇,语法篇,实战篇三个方面详细讲解FPGA相关知识,是一部经典的FPGA学习视频课程。

    授课老师:正点原子 所属分类:FPGA
    课程时长:11:38:30 关键词: 单片机 正点原子 FPGA

  • 开拓者FPGA开发板教程100讲(上)

    该课程是正点原子团队编写,从软件篇,语法篇,实战篇三个方面详细讲解FPGA相关知识,是一部经典的FPGA学习视频课程。

    授课老师:正点原子 所属分类:FPGA
    课程时长:9:03:20 关键词: 单片机 正点原子 FPGA

  • 有了它,FPGA集成电路笔试面试题必过

    一套全面的FPGA、集成电路笔试面试详解视频,涵盖全球各大科技巨头公司的FPGA笔试面试题目,大概200题,分200个短视频详解,可通过目录找到想了解的题型直接观看。持续更新,请关注。

    授课老师:潘文明 所属分类:FPGA
    课程时长:1:05:00 关键词: FPGA笔试面试详解 FPGA 集成电路笔试面试

  • 至简设计法教程Verilog快速掌握新版

    Verilog HDL作为一种硬件描述语言是我们在学习FPGA时所必须掌握的工具之一。虽然Verilog HDL的最大优点是易学易用,但是由于其语法较为自由,因此初学者在使用的过程中容易犯一些错误。 明德扬至简设计法由拥有多年FPGA代码编写经验的潘文明老师首创,不仅能让初学者在短时间内掌握Verilog语言,而且编写出的代码简洁无冗余、准确度高。我们将通过一系列案例,让您得到关于Verilog的高效点拨。

    授课老师:潘文明 所属分类:FPGA
    课程时长:1:38:11 关键词: FPGA verilog 至简设计法

20 条记录 2/2 页 上一页 12

热门排行
学习打卡-大神在线解答